Цифровой передатчик

Рассмотрим построение цифрового передатчика на примере формирования сигнала формата 64КАМ. На рис. 2.1 приведена упрощенная структурная схема передающего оконечного оборудования (цифрового передатчика). Согласно Рекомендации F.59б МСЭ-Р цифровые системы радиосвязи могут соединяться с другим оборудованием только на вполне определенных иерархических цифровых скоростях.

Рисунок 2.1 - Цифровой передатчик: 1 - Устройство объединения входных цифровых потоков; 2 - Кодер; 3 - Скремблер; 4 - Формирователь четных и нечетных импульсов (синфазного и квадратурного потоков)

Предположим, что на вход устройства формирования синфазного и квадратурного потоков цифрового передатчика поступает 4 цифровых потока Е3. и служебная информация. Эти потоки объединяются и кодируются самоортогональным сверточным кодом со скоростью 18/19 для обеспечения возможности исправления ошибок. В результате скорость цифрового потока имеет эффективную скорость передачи 150 Мбит/с. Этот процесс группообразования является внутренним делом для радиосистемы и не стандартизован МСЭ-Т, что не имеет никаких негативных последствий для заказчика, потому что входы и выходы цифровых систем имеют стандартизованные иерархические скорости. Информационные биты далее скремблируются в синхронизированном скремблере, что позволяет обеспечивает гладкий излучаемый спектр, свободный от спектральных линий, которые могли бы вызвать значительные помехи в аналоговых радиоканалах, а также гарантирует эффективную синхронизацию и восстановление несущей. Далее сформированный цифровой поток разбивается на два потока, имеющих в два раза меньшую скорость - 75 Мбит/c. Эти потоки используются для формирования синфазного цифрового потока (J) и квадратурного цифрового потока (Q). Затем в цифроаналоговых преобразователях (Ц/А) из трех импульсов каждого потока формируются 8-уровневый импульсно-амплитудный формат как в синфазном (J), так и в квадратурном (Q) каналах. Синфазный (J) и квадратурный (Q) каналы, перемножаются с синфазной (cos() и квадратурной (sin() составляющими сигнала промежуточной частоты, например 70 МГц. Это позволяет формировать 64 (8 х 8 = 64) различных значения комплексного выходного сигнала цифрового передатчика, что приводит к скорости выходного сигнала 25 Мбод.

Другое по теме:

Разработка интегральной микросхемы параметрического стабилизатора
На данный момент все большей популярностью пользуется параметрический стабилизатор напряжения феррорезонансный, работа которого базируется на феррорезонансном эффекте в узле конденсатор-трансформатор. Такой принцип действия п ...

Оценивание суммарной погрешности СИ
Структурная схема анализируемого СИ: Блоки 1, 3-6 безынерционные с коэффициентами преобразования К1 = 1; К3=10; К4 = 50; К5 = 5; К6 =  = 0,2. На выходе преобразователя, образуемого блоками 1 - 6, включен в ...

©  www.techvarious.ru - 2019