Выбор схемы счета задержки

Принципиальная схема счета задержки изображена на рис.5.4. Работа данной схемы заключается в следующем: на вход 1 поступают тактовые импульсы УГ с частотой 4 МГц. На вход 2 поступают импульсы сброса счетчиков и на вход 3 - тактовые импульсы регистра. Счет задержки осуществляют микросхемы К555ИЕ7, а с приходом обрабатываемых импульсов на вход R счетчиков происходит сброс и начинается счет новой задержки между импульсами. Так как на выходе 1 элемента DD2 происходит деление тактовой частоты на 2, то может возникнуть ошибка на краях обрабатываемого импульса, поэтому этот выход не используется в первом счетчике DD2. При приходе импульса на тактовый вход регистра DD4, логические состояния, которые были на входе, переходят на выход регистра и затем на схему сравнения. В качестве регистра DD4 используется микросхема К555ИР23.

Другое по теме:

Разработка контроллера управления последовательным портом
По определению интерфейс представляет собой совокупность унифицированных аппаратных, программных, конструктивных средств, необходимых для реализации алгоритмов взаимодействия различных функциональных блоков микр ...

Современная система сотовой связи
Компьютеризация телекоммуникационного оборудования идет параллельно с процессами приватизации национальных систем связи, появлением на рынке крупных фирм - операторов, что приводит к усилению конкурентной борьбы. В результате ...

©  www.techvarious.ru - 2018